Vista normal Vista MARC Vista ISBD

Circuitos lógicos digitales : del diseño al experimento / Javier Vásquez del Real

Por: Vásquez del Real, Javier.
Editor: [Barcelona?]: Marcombo, 2017Edición: 1a. ed.Descripción: 270 p.: Ilustraciones, tablas; 24 cm.ISBN: 9788426725479.Tema(s): CIRCUITOS LÓGICOS | CIRCUITOS DE COMPUTADORES | DISEÑO LÓGICOClasificación CDD: 621.395 Resumen: FAMILIAS LÓGICAS. PUERTAS LÓGICAS TTL. Estructuras de una puerta TTL NAND de dos entradas; Cargabilidad de salida de una puerta TTL; Características de transferencia; Entradas flotantes en puertas TTL. PUERTAS LÓGICAS CMOS. Estructura de una puerta CMOS NAND de dos entradas; Cargabilidad de salida de una puerta CMOS NAND; Características de transferencia. LÓGICA COMBINACIONAL. CIRCUITO MULTINIVEL CON PUERTAS LÓGICAS. Síntesis en forma de suma de productos (AND-OR); Síntesis en forma de producto de sumas (OR-AND); Síntesis de dos niveles NAND-NAND; CIRCUITOS DE PARIDAD Y CONVERSORES DE CÓDIGO. Circuito generador de de paridad; Circuito de conversores de código; Simulación. DISEÑO LÓGICO CON EL MULTIPLEXOR 74X151. Diseño de un detector BCD de números primos; Simulación; Componentes. UNIDAD ARITMÉTICA DE CUATRO BITS EN C2. Diseño una unidad aritmética de cuatro bits en C2; Simulación; Componentes; Verificación experimental. LÓGICA SECUENCIAL. GENERACIÓN DE SEÑAL DE RELOJ CON EL 555. Diseño de un multivibrador astable con el 555; Simulación; Componentes. CONTADOR MÓDULO 4 ASCENDENTES/DESCENDENTE. Diseño de un contador módulo 4 con biestables 74x73; Simulación; Componentes; Verificación experimental. CONTADOR MÓDULO 8 CON EL 74X90. Diseño de un contador módulo 8 con el 74x90; Simulación; Componentes. CONTADORES SÍNCRONOS CON EL 74X163. Diseño de contadores con el 74x163; Decodificación de estados; Simulación; Componentes; Verificación experimental. REGISTRO DE DESPLAZAMIENTO CON EL 74X74. Diseño de un registro de desplazamiento de cuatro bits; Verificación experimental. DISEÑO DE REGISTROS DE DESPLAZAMIENTO 74X194. Diseños que emplean el 74x194; Simulación; Verificación experimental. MÁQUINAS DE ESTADOS DE MEALY Y DE MOORE. Diseño según modelos de Mealy y de Moore; Maquinas de estados de Mealy. BIESTABLES ASÍNCRONOS. Tres tipos de biestables asíncronos; Biestables asíncrono S-R; Biestable asíncrono sin entradas; DIVISOR DE FRECUENCIA ASÍNCRONO. Diseño de un divisor de frecuencia por dos asíncrono; Diseño con biestables asíncronos S-R.
Etiquetas de esta biblioteca: No hay etiquetas de esta biblioteca para este título. Ingresar para agregar etiquetas.
    valoración media: 0.0 (0 votos)
Tipo de ítem Ubicación actual Signatura Copia número Estado Fecha de vencimiento Código de barras Reserva de ejemplares
Libros Libros Biblioteca Central SM
Colección General
621.395 V335 (Ver Items Similares) Ej. 1 Disponible 42136
Libros Libros Biblioteca Central SM
Colección General
621.395 V335 (Ver Items Similares) Ej. 2 Disponible 42137
Libros Libros Biblioteca Central SM
Colección General
621.395 V335 (Ver Items Similares) Ej. 3 Disponible 42138
Libros Libros Biblioteca USU
Colección General
621.395 V335 (Ver Items Similares) Ej. 4 Disponible 42139
Libros Libros Biblioteca USU
Colección General
621.395 V335 (Ver Items Similares) Ej. 5 Disponible 42140
Libros Libros Biblioteca USU
Colección General
621.395 V335 (Ver Items Similares) Ej. 6 Disponible 42141
Total de reservas: 0

incluye apéndices

FAMILIAS LÓGICAS. PUERTAS LÓGICAS TTL. Estructuras de una puerta TTL NAND de dos entradas; Cargabilidad de salida de una puerta TTL; Características de transferencia; Entradas flotantes en puertas TTL. PUERTAS LÓGICAS CMOS. Estructura de una puerta CMOS NAND de dos entradas; Cargabilidad de salida de una puerta CMOS NAND; Características de transferencia. LÓGICA COMBINACIONAL. CIRCUITO MULTINIVEL CON PUERTAS LÓGICAS. Síntesis en forma de suma de productos (AND-OR); Síntesis en forma de producto de sumas (OR-AND); Síntesis de dos niveles NAND-NAND; CIRCUITOS DE PARIDAD Y CONVERSORES DE CÓDIGO. Circuito generador de de paridad; Circuito de conversores de código; Simulación. DISEÑO LÓGICO CON EL MULTIPLEXOR 74X151. Diseño de un detector BCD de números primos; Simulación; Componentes. UNIDAD ARITMÉTICA DE CUATRO BITS EN C2. Diseño una unidad aritmética de cuatro bits en C2; Simulación; Componentes; Verificación experimental. LÓGICA SECUENCIAL. GENERACIÓN DE SEÑAL DE RELOJ CON EL 555. Diseño de un multivibrador astable con el 555; Simulación; Componentes. CONTADOR MÓDULO 4 ASCENDENTES/DESCENDENTE. Diseño de un contador módulo 4 con biestables 74x73; Simulación; Componentes; Verificación experimental. CONTADOR MÓDULO 8 CON EL 74X90. Diseño de un contador módulo 8 con el 74x90; Simulación; Componentes. CONTADORES SÍNCRONOS CON EL 74X163. Diseño de contadores con el 74x163; Decodificación de estados; Simulación; Componentes; Verificación experimental. REGISTRO DE DESPLAZAMIENTO CON EL 74X74. Diseño de un registro de desplazamiento de cuatro bits; Verificación experimental. DISEÑO DE REGISTROS DE DESPLAZAMIENTO 74X194. Diseños que emplean el 74x194; Simulación; Verificación experimental. MÁQUINAS DE ESTADOS DE MEALY Y DE MOORE. Diseño según modelos de Mealy y de Moore; Maquinas de estados de Mealy. BIESTABLES ASÍNCRONOS. Tres tipos de biestables asíncronos; Biestables asíncrono S-R; Biestable asíncrono sin entradas; DIVISOR DE FRECUENCIA ASÍNCRONO. Diseño de un divisor de frecuencia por dos asíncrono; Diseño con biestables asíncronos S-R.

No hay comentarios para este ejemplar.

Ingresar a su cuenta para colocar un comentario.

Haga clic en una imagen para verla en el visor de imágenes

© 2024 Universidad Gerardo Barrios. Derechos Reservados