000 -CABECERA |
campo de control de longitud fija |
02231nam a2200229Ia 4500 |
001 - NÚMERO DE CONTROL |
campo de control |
12417 |
003 - IDENTIFICADOR DEL NÚMERO DE CONTROL |
campo de control |
SV-SsUGB |
005 - FECHA Y HORA DE LA ÚLTIMA TRANSACCIÓN |
campo de control |
20180924175248.0 |
008 - DATOS DE LONGITUD FIJA--INFORMACIÓN GENERAL |
campo de control de longitud fija |
180402s2000||||es |||||||||||||| ||spa|| |
020 ## - NÚMERO INTERNACIONAL ESTÁNDAR DEL LIBRO |
Número Internacional Estándar del Libro |
9,789701704e+012 |
040 ## - FUENTE DE LA CATALOGACIÓN |
Centro catalogador/agencia de origen |
UGB |
Centro/agencia transcriptor |
UGB |
041 0# - CÓDIGO DE LENGUA |
Código de lengua del texto/banda sonora o título independiente |
spa |
082 4# - NÚMERO DE LA CLASIFICACIÓN DECIMAL DEWEY |
Número de clasificación |
004.01 |
Número de documento/Ítem |
T364 |
100 1# - ENTRADA PRINCIPAL--NOMBRE DE PERSONA |
Nombre de persona |
Tanenbaum, Andrew S |
Término indicativo de función/relación |
Autor |
9 (RLIN) |
879 |
245 10 - MENCIÓN DE TÍTULO |
Título |
Organización de computadoras : |
Resto del título |
un enfoque estructurado / |
Mención de responsabilidad, etc. |
Andrew S Tanenbaum |
260 ## - PUBLICACIÓN, DISTRIBUCIÓN, ETC. |
Lugar de publicación, distribución, etc. |
México |
Nombre del editor, distribuidor, etc. |
Pearson Educación |
Fecha de publicación, distribución, etc. |
2000 |
300 ## - DESCRIPCIÓN FÍSICA |
Extensión |
669. p. |
520 ## - SUMARIO, ETC. |
Sumario, etc. |
INTRODUCCIÓN. Organización estructurada de computadoras; Acontecimientos importantes en arquitectura de computadoras; El zoológico de las computadoras; Ejemplos de familias de computadoras; Bosquejo del libro. ORGANIZACIÓN DE LOS SISTEMAS DE COMPUTADORA. Procesadores; Memoria primaria; Memoria secundaria; Entrada/salida. EL NIVEL DE LÓGICA DIGITAL. Compuertas y álgebra booleana; Circuitos lógicos digitales básicos; Memoria; Chips de CPU y buses; Ejemplos de chips de CPU; Ejemplos de buses; Interfaces. EL NIVEL DE MICROARQUITECTURA. Un ejemplo de microarquitectura; Ejemplo de ISA; Ejemplo de implementación; Diseño del nivel de microarquitectura; Mejoramiento del desempeño; Ejemplos del nivel de microarquitectura. EL NIVEL DE ARQUITECTURA DEL CONJUNTO DE INSTRUCCIONES. Generalidades del nivel ISA; Tipos de datos; Formatos de instrucciones; Direccionamiento; Tipos de instrucciones; Flujo de control; El IA-64 de Intel. EL NIVEL DE MÁQUINA DE SISTEMA OPERATIVO. Memoria virtual; Instrucciones de E/S virtuales; Instrucciones virtuales para procesamiento en paralelo; Ejemplos de sistemas operativos. EL NIVEL DE LENGUAJE ENSAMBLADOR. Introducción al lenguaje ensamblador; Macros; El proceso de ensamblado; Enlazado y carga. ARQUITECTURA DE COMPUTADORAS PARALELAS. Aspectos del diseño de computadoras paralelas; Computadoras SIMD; Multiprocesadores con memoria compartida; Multicomputadoras de transferencia de mensajes; Lista de lecturas y bibliografía; números binarios; Números de punto flotante. |
542 1# - NOTA DE INFORMACIÓN RELACIONADA CON EL ESTADO DEL COPYRIGHT |
Creador personal |
Tanenbaum, Andrew S |
Fecha de copyright |
2000 |
Fecha de publicación |
2000 |
650 4# - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA |
Término de materia o nombre geográfico como elemento de entrada |
COMPUTADORES – ORGANIZACIÓN ; MICROPROGRAMACIÓN ; PROGRAMACIÓN (COMPUTADORES ELECTRÓNICOS DIGITALES) |
9 (RLIN) |
880 |
700 1# - PUNTO DE ACCESO ADICIONAL--NOMBRE DE PERSONA |
Nombre de persona |
Tanenbaum, Andrew S |
9 (RLIN) |
879 |
942 ## - ELEMENTOS DE PUNTO DE ACCESO ADICIONAL (KOHA) |
Tipo de ítem Koha |
Libros |
Fuente del sistema de clasificación o colocación |
|